Skip to content

Commit cbe0f80

Browse files
authored
Merge pull request #39 from gelbeforelle/patch-2
Correct LaTeX
2 parents 939ad38 + 8fd73e4 commit cbe0f80

1 file changed

Lines changed: 3 additions & 3 deletions

File tree

15_TimerUndInterrupts.md

Lines changed: 3 additions & 3 deletions
Original file line numberDiff line numberDiff line change
@@ -645,7 +645,7 @@ Timer-Modi bestimmen das Verhalten des Zählers und der angeschlossenen Ausgäng
645645
Die Periode über eine `OCnA` Ausgang ergibt sich entsprechend zu
646646

647647
$$
648-
f_{OCnA} = \frac{f_{clk_i/o}}{2 \cdot N \ cdot (1 + OCRnA)}
648+
f_{OCnA} = \frac{f_{clk_i/o}}{2 \cdot N \cdot (1 + OCRnA)}
649649
$$
650650

651651
Der Counter läuft zwei mal durch die Werte bis zum Vergleichsregister `OCRnA`. Die Frequenz kann durch das Setzen eine Prescalers korrigiert werden.
@@ -657,15 +657,15 @@ Der Counter läuft zwei mal durch die Werte bis zum Vergleichsregister `OCRnA`.
657657
Die Periode des Signals an `OCRnA` wechselt während eines Hochzählens des Counters. Damit kann eine größere Frequenz bei gleicher Auflösung des Timers verglichen mit CTC erreicht werden.
658658

659659
$$
660-
f_{OCnA} = \frac{f_{clk_i/o}}{N \ cdot (1 + TOP)}
660+
f_{OCnA} = \frac{f_{clk_i/o}}{N \cdot (1 + TOP)}
661661
$$
662662

663663
**Phase Correct PWM**
664664

665665
![Bild](./images/15_Timer/PhaseCorrectPWM.png "Phase correct PWM generation, Seite 141 [^megaAVR]")<!-- style="width: 75%; max-width: 1000px" -->
666666

667667
$$
668-
f_{OCnA} = \frac{f_{clk_i/o}}{2 \cdot N \ cdot TOP)}
668+
f_{OCnA} = \frac{f_{clk_i/o}}{2 \cdot N \cdot (TOP)}
669669
$$
670670

671671
[^megaAVR]: Firma Microchip, megaAVR® Data Sheet, [Link](http://ww1.microchip.com/downloads/en/DeviceDoc/ATmega48A-PA-88A-PA-168A-PA-328-P-DS-DS40002061A.pdf)

0 commit comments

Comments
 (0)